4月11日晚,应我院王兴晟教授的邀请,东南大学闫浩副教授在东九教学楼D219教室做了主题为时序分析基本原理与未来挑战的学术报告。此次报告是喻园•育芯讲坛第99期报告暨“存算一体协同设计”系列讲座第11期主题讲座。报告的主讲嘉宾闫浩老师,近年来主持国家自然科学基金面上和青年项目、国家重点研发计划、省重点研发等项目。在IEEE/ACM DAC,ICCAD等EDA领域发表论文30余篇,获ASP-DAC2021最佳论文提名。曾指导学生在集成电路EDA设计精英挑战赛、国际时序分析竞赛TAU Contest上获奖。

静态时序分析(STA)是确保芯片功能和性能的核心验证手段,其本质是通过数学建模精确量化信号在电路中的传播延迟。在本次报告中,闫浩副教授聚焦STA在超大规模集成电路设计中的关键作用进行了讲解。报告首先介绍了,在单元延时建模方面,解析标准单元库中非线性延时模型(NLDM)与电流源模型(CCS)的物理实现原理,并对比了两者在亚微米工艺节点下的精度差异。随后,报告基于互连延时建模方面,梳理了从传统Elmore模型到基于模型降阶(MOR)的高效建模方法的技术演进,并结合先进工艺中长互连线的寄生效应,进一步讨论RC延时优化工程挑战与解决方案。

最后,报告者与主持人及在场的同学共同探讨了STA技术的未来挑战:3D-IC设计中时序分析挑战、AI和智能算法对传统时序分析范式的影响,以及AI for EDA领域的前沿动态。